Полный текст статьи доступен по ссылке.
А.А. Кулакова, Е.Б. Лукьяненко
(г. Таганрог, Инжиниринговый центр приборостроения, радио-
и микроэлектроники ЮФУ)
Приведены двухступенчатые триггеры, синтезированные на КМОП – транзисторах. Триггеры реализованы на основе «слабой» защелки и симметричной управляющей схемы. Представлены результаты сравнения приведенных триггеров по энергоэффективности, выявляющие преимущества синтезированных элементов перед схемами на стандартных логических элементах.
Two-stage triggers synthesized on CMOS-transistors are given. Triggers are based on a “weak” latch and a symmetrical control circuit. The results of comparing the above triggers for energy efficiency are presented, revealing the advantages of synthesized elements over circuits based on standard logic elements.
Ключевые слова: D-триггер, JK-триггер, E-триггер, стандартный логический элемент, рассеиваемая мощность, быстродействие схемы, энерготопологический критерий, схемотехническое моделирование.
Keywords: D–flip-flop, E-flip-flop, JK-flip-flop, standard logic element, power dissipation, performance of the circuit, energy–topological criterion, the circuit simulation.
Полный текст статьи доступен по ссылке.